10OZ PCB厚銅板工廠,FPC柔性板

價格面議2022-07-27 00:05:43
  • 深圳市賽孚電路科技有限公司
  • 電路板
  • 8層PCB板廠家,盲埋孔線路板加急加工,拓展卡/擴展卡PCB加工,高頻板廠家
  • 陳生
  • 18938919530(廣東深圳)
  • 免費咨詢

深圳市賽孚電路科技有限公司

注冊時間:2022-05-14

————認證資質(zhì)————

  • 個人未認證
  • 企業(yè)已認證
  • 微信未認證
  • 手機已認證

線上溝通

與商家溝通核實商家資質(zhì)

線下服務

核實商家身份所有交流確保留有證據(jù)

服務售后

有保障期的服務請與商家確定保障實效

詳情

基材 層數(shù) 多面
絕緣層厚度 常規(guī)板 絕緣材料 有機樹脂
絕緣樹脂 環(huán)氧樹脂(EP) 阻燃特性 VO板

10OZ PCB厚銅板工廠,FPC柔性板

軟硬結合板的漲縮問題:
漲縮產(chǎn)生的根源由材料的特性所決定,要解決軟硬結合板漲縮的問題,必須先對撓性板的材料聚酰亞胺(Polyimide)做個介紹:

(1)聚酰亞胺具有優(yōu)良的散熱性能,可承受無鉛焊接高溫處理時的熱沖擊;

(2)對于需要更強調(diào)訊號完整性的小型裝置,大部份設備制造商都趨向于使用撓性電路;

(3)聚酰亞胺具有較高的玻璃轉(zhuǎn)移溫度與高熔點的特性,一般情況下要在350 ℃以上進行加工;

(4)在有機溶解方面,聚酰亞胺不溶解于一般的有機溶劑。
撓性板材料的漲縮主要跟基體材料PI和膠有關系,也就是與PI的亞胺化有很大關系,亞胺化程度越高,漲縮的可控性就越強。

按照正常的生產(chǎn)規(guī)律,撓性板在開料后,在圖形線路形成,以及軟硬結合壓合的過程中均會產(chǎn)生不同程度的漲縮,在圖形線路蝕刻后,線路的密集程度與走向,會導致整個板面應力重新取向,最終導致板面出現(xiàn)一般規(guī)律性的漲縮變化;在軟硬結合壓合的過程中,由于表面覆蓋膜與基體材料PI的漲縮系數(shù)不一致,也會在一定范圍內(nèi)產(chǎn)生一定程度的漲縮。

從本質(zhì)原因上說,任何材料的漲縮都是受溫度的影響所導致的,在PCB冗長的制作過程中,材料經(jīng)過諸多 熱濕制程后,漲縮值都會有不同程度的細微變化,但就長期的實際生產(chǎn)經(jīng)驗來看,變化還是有規(guī)律的。


如何控制與改善?


從嚴格意義上說,每一卷材料的內(nèi)應力都是不同的,每一批生產(chǎn)板的過程控制也不會是完全相同的,因此,材料漲縮系數(shù)的把握是建立在大量的實驗基礎之上的,過程管控與數(shù)據(jù)統(tǒng)計分析就顯得尤為重要了。具體到實際操作中,撓性板的漲縮是分階段的:

首先是從開料到烘烤板,此階段漲縮主要是受溫度影響所引起的:

要保證烘烤板所引起的漲縮穩(wěn)定,首先要過程控制的一致性,在材料統(tǒng)一的前提下,每次烘烤板升溫與降 溫的操作必須一致化,不可因為一味的追求效率,而將烤完的板放在空氣中進行散熱。只有這樣,才能最大程度的消除材料的內(nèi)部應力引起的漲縮。

第二個階段發(fā)生在圖形轉(zhuǎn)移的過程中,此階段的漲縮主要是受材料內(nèi)部應力取向改變所引起的。

要保證線路轉(zhuǎn)移過程的漲縮穩(wěn)定,所有烘烤好的板就不能進行磨板操作,直接通過化學清洗線進行表面前處理,壓膜后表面須平整,曝光前后板面靜置時間須充分,在完成線路轉(zhuǎn)移以后,由于應力取向的改變,撓性板都會呈現(xiàn)出不同程度的卷曲與收縮,因此線路菲林補償?shù)目刂脐P系到軟硬結合精度的控制,同時,撓性板的漲縮值范圍的確定,是生產(chǎn)其配套剛性板的數(shù)據(jù)依據(jù)。

第三個階段的漲縮發(fā)生在軟硬板壓合的過程中,此階段的漲縮主要壓合參數(shù)和材料特性所決定。

此階段的漲縮影響因素包含壓合的升溫速率,壓力參數(shù)設置以及芯板的殘銅率和厚度幾個方面。總的來說,殘銅率越小,漲縮值越大;芯板越薄,漲縮值越大。但是,從大到小,是一個逐漸變化的過程,因此,菲林補償就顯得尤為重要。另外,由于撓性板和剛性板材料本質(zhì)的不同,其補償是需要額外考慮的一個因素。


高速PCB設計指南之二
第二篇 PCB布局

在設計中,布局是一個重要的環(huán)節(jié)。布局結果的好壞將直接影響布線的效果,因此可以這樣認為,合理的布局是PCB設計成功的第一步。
布局的方式分兩種,一種是交互式布局,另一種是自動布局,一般是在自動布局的基礎上用交互式布局進行調(diào)整,在布局時還可根據(jù)走線的情況對門電路進行再分配,將兩個門電路進行交換,使其成為便于布線的最佳布局。在布局完成后,還可對設計文件及有關信息進行返回標注于原理圖,使得PCB板中的有關信息與原理圖相一致,以便在今后的建檔、更改設計能同步起來, 同時對模擬的有關信息進行更新,使得能對電路的電氣性能及功能進行板級驗證。

--考慮整體美觀
一個產(chǎn)品的成功與否,一是要注重內(nèi)在質(zhì)量,二是兼顧整體的美觀,兩者都較完美才能認為該產(chǎn)品是成功的。
在一個PCB板上,元件的布局要求要均衡,疏密有序,不能頭重腳輕或一頭沉。

--布局的檢查印制板尺寸是否與加工圖紙尺寸相符?能否符合PCB制造工藝要求?有無定位標記?
元件在二維、三維空間上有無沖突?
元件布局是否疏密有序,排列整齊?是否全部布完?
需經(jīng)常更換的元件能否方便的更換?插件板插入設備是否方便?
熱敏元件與發(fā)熱元件之間是否有適當?shù)木嚯x?
調(diào)整可調(diào)元件是否方便?
在需要散熱的地方,裝了散熱器沒有?空氣流是否通暢?
信號流程是否順暢且互連最短?
插頭、插座等與機械設計是否矛盾?
線路的干擾問題是否有所考慮?

深圳市賽孚電路科技有限公司成立于2011年,公司由多名電路板行業(yè)的專家級人士創(chuàng)建,是國內(nèi)專業(yè)高效的PCB/FPC快件服務商之一。公司成立以來,一直專注樣品,中小批量領域。快速的交付以及過硬的產(chǎn)品品質(zhì)贏得了國內(nèi)外客戶的信任。公司是廣東電路板行業(yè)協(xié)會會員企業(yè),是深圳高新技術認證企業(yè)。擁有完善的質(zhì)量管理體系,先后通過了ISO9001、ISO14000、TS16949、UL、RoHS認證。公司目前擁有員工300余人,廠房面積9000平米,月出貨品種6000種以上,年生產(chǎn)能力為150000平方米。為了滿足客戶多樣化需求,2017年公司成立了PCBA事業(yè)部,自有SMT生產(chǎn)線,為客戶提供PCB+SMT一站式服務。 公司一直致力于“打造中國優(yōu)秀的PCB制造企業(yè)”。注重人才培養(yǎng),倡導全員“自我經(jīng)營”理念,擁有一支朝氣蓬勃、專業(yè)敬業(yè)、經(jīng)驗豐富的技術、生產(chǎn)及管理隊伍;專注于PCB的工藝技術的研究與開發(fā),努力提升公司在PCB專業(yè)領域內(nèi)的技術水平和制造能力.

? ? ? 公司產(chǎn)品廣泛應用于通信、工業(yè)控制、計算機應用、航空航天、軍工、醫(yī)療、測試儀器、電源等各個領域。我們的產(chǎn)品包括:高多層PCB、HDI PCB、PCB高頻板、軟硬結合板、FPC等特種高難度電路板,專注于多品種,中小批量領域。我們的客戶分布全球各地,目前外銷訂單占比70%以上。

賽孚電路秉承“以人為本,客戶至上”的企業(yè)經(jīng)營理念,“以質(zhì)量為根,服務為本 ” 的企業(yè)服務宗旨,堅持持之以恒的精神,全員參與質(zhì)量改進,不斷吸納國際最新技術,完善產(chǎn)品品質(zhì),積極吸引和培養(yǎng)高級管理及技術人才,以確保向客戶提供更好的服務,為客戶創(chuàng)造更多價值,與客戶共同成長。

如何評估汽車HDI PCB制造商

電子行業(yè)的蓬勃發(fā)展推動了眾多行業(yè)的快速發(fā)展。近年來,電子產(chǎn)品在汽車工業(yè)中的應用日益廣泛。傳統(tǒng)的汽車工業(yè)在機械,動力,液壓和傳動方面進行了更多的努力。但是,現(xiàn)代汽車工業(yè)更多地依賴電子應用,而這些電子應用在汽車中發(fā)揮著越來越重要和潛在的作用。自動電氣化全部用于處理,感測,信息傳輸和記錄,而沒有印制電路板(PCB)則無法實現(xiàn)。由于汽車現(xiàn)代化和數(shù)字化的要求,以及人類對汽車安全性,舒適性,簡單操作和數(shù)字化的要求,PCB已廣泛應用于汽車行業(yè),高密度互連(HDI)PCB,可能帶有跨層盲孔或雙層結構。
為了實現(xiàn)汽車HDI PCB的高可靠性和安全性,HDI PCB制造商必須遵循嚴格的策略和措施,這是本文重點關注的重點。
汽車PCB類型
在汽車電路板中,可以使用傳統(tǒng)的單層PCB,雙層PCB和多層PCB,而近年來HDI PCB的廣泛應用已成為汽車電子產(chǎn)品的首選。普通HDI PCB與汽車HDI PCB之間確實存在本質(zhì)區(qū)別:前者強調(diào)實用性和多功能性,為消費電子產(chǎn)品提供服務,而后者則致力于可靠性,安全性和高質(zhì)量。
有必要說明一下,因為汽車涵蓋了汽車,卡車或卡車等各種各樣的汽車,要求對不同的性能期望和功能有不同的要求,所以本文將要討論的法規(guī)和措施只是一些通用規(guī)則,不包括那些規(guī)則。特別案例。
汽車HDI PCB的分類和應用
HDI PCB可以分為單層HDI PCB,雙層積層PCB和三層積層PCB.在此,層是指預浸料的層。
汽車電子產(chǎn)品通常在兩類應用:
a.在與車輛的機械系統(tǒng)(例如發(fā)動機,底盤和車輛數(shù)字控制)配合使用之前,汽車電子控制設備將無法有效運行,特別是電子燃油噴射系統(tǒng),防抱死制動系統(tǒng)(ABS),防滑控制(ASC) ,牽引力控制,電子控制懸架(ECS),電子自動變速器(EAT)和電子助力轉(zhuǎn)向(EPS)。

b.可以在汽車環(huán)境中獨立使用且與汽車性能無關的車載汽車設備包括汽車信息系統(tǒng)或車輛計算機,GPS系統(tǒng),汽車視頻系統(tǒng),車載通信系統(tǒng)和Internet設備功能,這些功能由HDI PCB支持的設備實現(xiàn),這些設備負責信號傳輸和大量控制。

對汽車HDI PCB制造商的要求
由于高可靠性和汽車HDI印制電路板的安全性,汽車HDI PCB制造商必須符合高層次要求:
a.汽車HDI PCB制造商必須堅持在判斷或支持PCB制造商的管理水平中起關鍵作用的集成管理系統(tǒng)和質(zhì)量管理體系。某些系統(tǒng)在被第三方身份驗證之前無法歸PCB制造商所有。例如,汽車PCB制造商必須通過ISO9001和ISO / IATF16949認證。

b.HDI PCB制造商必須具備扎實的技術和較高的HDI制造能力。具體而言,專門從事汽車電路板制造的制造商必須制造線寬/間距至少為75μm/75μm且具有兩層結構的電路板。公認的是,HDI PCB制造商必須具有至少1.33的工藝能力指數(shù)(CPK)和至少1.67的設備制造能力(CMK)。除非獲得客戶的認可和確認,否則不得在以后的制造中進行任何修改。

c.汽車HDI PCB制造商在選擇PCB原材料時必須遵循最嚴格的規(guī)則,因為它們在確定最終PCB的可靠性和性能中起著關鍵作用。
汽車HDI PCB的材料要求
?核心板和半固化片。它們是制造汽車HDI PCB的最基本,最關鍵的元素。當涉及HDI PCB的原材料時,核心板和預浸料是主要考慮因素。通常,HDI核心板和介電層都相對較薄。因此,一層預浸料足以在消費類HDI板上使用。但是,汽車HDI PCB必須依賴于至少兩層預浸料的層壓,因為如果發(fā)生空腔或粘合劑不足,則單層的預浸料可能會導致絕緣電阻降低。之后,最終結果可能是整個板子或產(chǎn)品的故障。
?阻焊膜。作為直接覆蓋在表面電路板上的保護層,阻焊層也起著與核心板和預浸料相同的重要作用。除保護外部電路外,阻焊層在產(chǎn)品的外觀,質(zhì)量和可靠性方面也起著至關重要的作用。因此,汽車電路板上的阻焊層必須符合最嚴格的要求。阻焊膜必須通過多項有關可靠性的測試,包括儲熱測試和剝離強度測試。
汽車HDI PCB材料的可靠性測試
合格的HDI PCB制造商絕不會認為材料選擇是理所當然的。相反,他們必須對電路板的可靠性進行一些測試。有關汽車HDI PCB材料可靠性的主要測試包括CAF(導電陽極絲)測試,高溫和低溫熱沖擊測試,天氣溫度循環(huán)測試和儲熱測試。
?CAF測試。它用于測量兩個導體之間的絕緣電阻。該測試涵蓋許多測試值,例如層之間的最小絕緣電阻,通孔之間的最小絕緣電阻,埋孔之間的最小絕緣電阻,盲孔之間的最小絕緣電阻以及并聯(lián)電路之間的最小絕緣電阻。
?高溫和低溫熱沖擊測試。此測試旨在測試必須小于一定百分比的電阻變化率。具體而言,該測試中提到的參數(shù)包括通孔之間的電阻變化率,埋孔之間的電阻變化率和盲孔之間的電阻變化率。
?氣候溫度循環(huán)測試。被測板需要在回流焊接之前進行預處理。在-40℃±3℃至140℃±2℃的溫度范圍內(nèi),電路板必須在最低溫度和最高溫度下保持15分鐘。結果,合格的電路板不會發(fā)生層壓,白點或爆炸。

?高溫存儲測試。該測試主要針對阻焊層的可靠性,特別是其剝離強度。就阻焊層的判斷而言,該測試被認為是最嚴格的。

根據(jù)以上介紹的測試要求,如果基材或原材料不能滿足客戶要求,則可能會發(fā)生潛在的風險。因此,是否對材料進行測試可能是確定合格的HDI PCB制造商的關鍵因素。
可以使用許多策略和措施來判斷汽車HDI PCB制造商,包括材料供應商認證,過程中的技術條件以及參數(shù)確定和附件的應用等。為尋找可靠的HDI PCB制造商,它們可能是重要的組成部分。確定和判斷其可靠性作為參考。

超實用的高頻PCB電路設計70問答之一
1、如何選擇PCB 板材?

選擇PCB板材必須在滿足設計需求和可量產(chǎn)性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的 PCB 板子(大于 GHz 的頻率)時這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的 FR-4 材質(zhì),在幾個GHz 的頻率時的介質(zhì)損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設計的頻率是否合用。



2、如何避免高頻干擾?

避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加 ground guard/shunt traces 在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。



3、在高速設計中,如何解決信號的完整性問題?

信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。



4、差分布線方式是如何實現(xiàn)的?

差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者 side-by-side(并排, 并肩) 實現(xiàn)的方式較多。



5、對于只有一個輸出端的時鐘信號線,如何實現(xiàn)差分布線?

要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時鐘信號是無法使用差分布線的。



6、接收端差分線對之間可否加一匹配電阻?

接收端差分線對間的匹配電阻通常會加, 其值應等于差分阻抗的值。這樣信號質(zhì)量會好些。



7、為何差分對的布線要靠近且平行?

對差分對的布線方式應該要適當?shù)目拷移叫?。所謂適當?shù)目拷且驗檫@間距會影響到差分阻抗(differential impedance)的值, 此值是設計差分對的重要參數(shù)。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠忽近, 差分阻抗就會不一致, 就會影響信號完整性(signal integrity)及時間延遲(timing delay)。



8、如何處理實際布線中的一些理論沖突的問題

基本上, 將模/數(shù)地分割隔離是對的。 要注意的是信號走線盡量不要跨過有分割的地方(moat), 還有不要讓電源和信號的回流電流路徑(returning current path)變太大。



晶振是模擬的正反饋振蕩電路, 要有穩(wěn)定的振蕩信號, 必須滿足loop gain 與 phase 的規(guī)范, 而這模擬信號的振蕩規(guī)范很容易受到干擾, 即使加 ground guard traces 可能也無法完全隔離干擾。而且離的太遠,地平面上的噪聲也會影響正反饋振蕩電路。 所以, 一定要將晶振和芯片的距離進可能靠近。



確實高速布線與 EMI 的要求有很多沖突。但基本原則是因 EMI 所加的電阻電容或 ferrite bead, 不能造成信號的一些電氣特性不符合規(guī)范。 所以, 最好先用安排走線和 PCB 迭層的技巧來解決或減少 EMI的問題, 如高速信號走內(nèi)層。最后才用電阻電容或 ferrite bead 的方式, 以降低對信號的傷害。



9、如何解決高速信號的手工布線和自動布線之間的矛盾?

現(xiàn)在較強的布線軟件的自動布線器大部分都有設定約束條件來控制繞線方式及過孔數(shù)目。各家 EDA公司的繞線引擎能力和約束條件的設定項目有時相差甚遠。 例如, 是否有足夠的約束條件控制蛇行線(serpentine)蜿蜒的方式, 能否控制差分對的走線間距等。 這會影響到自動布線出來的走線方式是否能符合設計者的想法。 另外, 手動調(diào)整布線的難易也與繞線引擎的能力有絕對的關系。 例如, 走線的推擠能力,過孔的推擠能力, 甚至走線對敷銅的推擠能力等等。 所以, 選擇一個繞線引擎能力強的布線器, 才是解決之道。



10、關于 test coupon。

test coupon 是用來以 TDR (Time Domain Reflectometer) 測量所生產(chǎn)的 PCB 板的特性阻抗是否滿足設計需求。 一般要控制的阻抗有單根線和差分對兩種情況。 所以, test coupon 上的走線線寬和線距(有差分對時)要與所要控制的線一樣。 最重要的是測量時接地點的位置。 為了減少接地引線(ground lead)的電感值, TDR 探棒(probe)接地的地方通常非常接近量信號的地方(probe tip), 所以, test coupon 上量測信號的點跟接地點的距離和方式要符合所用的探棒。



11、在高速 PCB 設計中,信號層的空白區(qū)域可以敷銅,而多個信號層的敷銅在接地和接電源上應如何分配?

一般在空白區(qū)域的敷銅絕大部分情況是接地。 只是在高速信號線旁敷銅時要注意敷銅與信號線的距離, 因為所敷的銅會降低一點走線的特性阻抗。也要注意不要影響到它層的特性阻抗, 例如在 dual strip line 的結構時。

12、是否可以把電源平面上面的信號線使用微帶線模型計算特性阻抗?電源和地平面之間的信號是否可以使用帶狀線模型計算?

是的, 在計算特性阻抗時電源平面跟地平面都必須視為參考平面。 例如四層板: 頂層-電源層-地層-底層,這時頂層走線特性阻抗的模型是以電源平面為參考平面的微帶線模型。



13、在高密度印制板上通過軟件自動產(chǎn)生測試點一般情況下能滿足大批量生產(chǎn)的測試要求嗎?

一般軟件自動產(chǎn)生測試點是否滿足測試需求必須看對加測試點的規(guī)范是否符合測試機具的要求。另外,如果走線太密且加測試點的規(guī)范比較嚴,則有可能沒辦法自動對每段線都加上測試點,當然,需要手動補齊所要測試的地方。



14、添加測試點會不會影響高速信號的質(zhì)量?

至于會不會影響信號質(zhì)量就要看加測試點的方式和信號到底多快而定?;旧贤饧拥臏y試點(不用在線既有的穿孔(via or DIP pin)當測試點)可能加在在線或是從在線拉一小段線出來。前者相當于是加上一個很小的電容在在線,后者則是多了一段分支。這兩個情況都會對高速信號多多少少會有點影響,影響的程度就跟信號的頻率速度和信號緣變化率(edge rate)有關。影響大小可透過仿真得知。原則上測試點越小越好(當然還要滿足測試機具的要求)分支越短越好。



15、若干 PCB 組成系統(tǒng),各板之間的地線應如何連接?

各個 PCB 板子相互連接之間的信號或電源在動作時,例如 A 板子有電源或信號送到 B 板子,一定會有等量的電流從地層流回到 A 板子 (此為 Kirchoff current law)。這地層上的電流會找阻抗最小的地方流回去。所以,在各個不管是電源或信號相互連接的接口處,分配給地層的管腳數(shù)不能太少,以降低阻抗,這樣可以降低地層上的噪聲。另外,也可以分析整個電流環(huán)路,尤其是電流較大的部分,調(diào)整地層或地線的接法,來控制電流的走法(例如,在某處制造低阻抗,讓大部分的電流從這個地方走),降低對其它較敏感信號的影響。



16、能介紹一些國外關于高速 PCB 設計的技術書籍和數(shù)據(jù)嗎?

現(xiàn)在高速數(shù)字電路的應用有通信網(wǎng)路和計算器等相關領域。在通信網(wǎng)路方面,PCB 板的工作頻率已達 GHz 上下,疊層數(shù)就我所知有到 40 層之多。計算器相關應用也因為芯片的進步,無論是一般的 PC 或服務器(Server),板子上的最高工作頻率也已經(jīng)達到 400MHz (如 Rambus) 以上。因應這高速高密度走線需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工藝的需求也漸漸越來越多。 這些設計需求都有廠商可大量生產(chǎn)。



17、兩個常被參考的特性阻抗公式:

微帶線(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 為線寬,T 為走線的銅皮厚度,H 為走線到參考平面的距離,Er 是 PCB 板材質(zhì)的介電常數(shù)(dielectric constant)。此公式必須在0.1<(W/H)<2.0 及 1<(Er)<15 的情況才能應用。



帶狀線(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 為兩參考平面的距離,并且走線位于兩參考平面的中間。此公式必須在 W/H<0.35 及 T/H<0.25 的情況才能應用。



18、差分信號線中間可否加地線?

差分信號中間一般是不能加地線。因為差分信號的應用原理最重要的一點便是利用差分信號間相互耦合(coupling)所帶來的好處,如 flux cancellation,抗噪聲(noise immunity)能力等。若在中間加地線,便會破壞耦合效應。



19、剛?cè)岚逶O計是否需要專用設計軟件與規(guī)范?國內(nèi)何處可以承接該類電路板加工?

可以用一般設計 PCB 的軟件來設計柔性電路板(Flexible Printed Circuit)。一樣用 Gerber 格式給 FPC廠商生產(chǎn)。由于制造的工藝和一般 PCB 不同,各個廠商會依據(jù)他們的制造能力會對最小線寬、最小線距、最小孔徑(via)有其**。除此之外,可在柔性電路板的轉(zhuǎn)折處鋪些銅皮加以補強。至于生產(chǎn)的廠商可上網(wǎng)“FPC”當關鍵詞查詢應該可以找到。



20、適當選擇 PCB 與外殼接地的點的原則是什么?

選擇 PCB 與外殼接地點選擇的原則是利用 chassis ground 提供低阻抗的路徑給回流電流(returning current)及控制此回流電流的路徑。例如,通常在高頻器件或時鐘產(chǎn)生器附近可以借固定用的螺絲將 PCB的地層與 chassis ground 做連接,以盡量縮小整個電流回路面積,也就減少電磁輻射。

超實用的高頻PCB電路設計70問答 之二
21.在電路板尺寸固定的情況下,如果設計中需要容納更多的功能,就往往需要提高 PCB 的走線密度,但是這樣有可能導致走線的相互干擾增強,同時走線過細也使阻抗無法降低,請專家介紹在高速(>100MHz)高密度 PCB 設計中的技巧?

在設計高速高密度 PCB 時,串擾(crosstalk interference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:

控制走線特性阻抗的連續(xù)與匹配。

走線間距的大小。一般??吹降拈g距為兩倍線寬。可以透過仿真來知道走線間距對時序及信號完整性的影響,找出可容忍的最小間距。不同芯片信號的結果可能不同。

選擇適當?shù)亩私臃绞健?br />
避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重疊在一起,因為這種串擾比同層相鄰走線的情形還大。



利用盲埋孔(blind/buried via)來增加走線面積。但是 PCB 板的制作成本會增加。在實際執(zhí)行時確實很難達到完全平行與等長,不過還是要盡量做到。

除此以外,可以預留差分端接和共模端接,以緩和對時序與信號完整性的影響。

22.電路板 DEBUG 應從那幾個方面著手?

就數(shù)字電路而言,首先先依序確定三件事情: 1. 確認所有電源值的大小均達到設計所需。有些多重電源的系統(tǒng)可能會要求某些電源之間起來的順序與快慢有某種規(guī)范。 2. 確認所有時鐘信號頻率都工作正常且信號邊緣上沒有非單調(diào)(non-monotonic)的問題。3. 確認 reset 信號是否達到規(guī)范要求。 這些都正常的話,芯片應該要發(fā)出第一個周期(cycle)的信號。接下來依照系統(tǒng)運作原理與 bus protocol 來 debug。

23、濾波時選用電感,電容值的方法是什么?

電感值的選用除了考慮所想濾掉的噪聲頻率外,還要考慮瞬時電流的反應能力。如 果 LC 的輸出端會有機會需要瞬間輸出大電流,則電感值太大會阻礙此大電流流經(jīng)此電感的速度,增加紋波噪聲(ripple noise)。電容值則和所能容忍的紋波噪聲規(guī)范值的大小有關。紋波噪聲值要求越小,電容值會較大。而電容的ESR/ESL 也會有影響。另外,如果這 LC 是放在開關式電源(switching regulation power)的輸出端時,還要注意此 LC 所產(chǎn)生的極點零點(pole/zero)對負反饋控制(negative feedback control)回路穩(wěn)定度的影響。

24、模擬電源處的濾波經(jīng)常是用 LC 電路。但是為什么有時 LC 比 RC 濾波效果差?

LC與 RC濾波效果的比較必須考慮所要濾掉的頻帶與電感值的選擇是否恰當。因為電感的感抗(reactance)大小與電感值和頻率有關。如果電源的噪聲頻率較低,而電感值又不夠大,這時濾波效果可能不如 RC。但是,使用 RC 濾波要付出的代價是電阻本身會耗能,效率較差,且要注意所選電阻能承受的功率。

25、如何盡可能的達到 EMC 要求,又不致造成太大的成本壓力?

PCB 板上會因 EMC 而增加的成本通常是因增加地層數(shù)目以增強屏蔽效應及增加了 ferrite bead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機構上的屏蔽結構才能使整個系統(tǒng)通過 EMC的要求。以下僅就 PCB 板的設計技巧提供幾個降低電路產(chǎn)生的電磁輻射效應。

盡可能選用信號斜率(slew rate)較慢的器件,以降低信號所產(chǎn)生的高頻成分。

注意高頻器件擺放的位置,不要太靠近對外的連接器。

注意高速信號的阻抗匹配,走線層及其回流電流路徑(return current path), 以減少高頻的反射與輻射。


在各器件的電源管腳放置足夠與適當?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼暋L貏e注意電容的頻率響應與溫度的特性是否符合設計所需。



對外的連接器附近的地可與地層做適當分割,并將連接器的地就近接到 chassis ground。

可適當運用 ground guard/shunt traces 在一些特別高速的信號旁。但要注意 guard/shunt traces 對走線特性阻抗的影響。

電源層比地層內(nèi)縮 20H,H 為電源層與地層之間的距離。

展開更多
排行8提醒您:
1)為了您的資金安全,請選擇見面交易,任何要求預付定金、匯款等方式均存在風險,謹防上當受騙!
2)確認收貨前請仔細核驗產(chǎn)品質(zhì)量,避免出現(xiàn)以次充好的情況。
3)該信息由排行8用戶自行發(fā)布,其真實性及合法性由發(fā)布人負責,排行8僅引用以供用戶參考,詳情請閱讀排行8免責條款。查看詳情>
免費留言
  • !請輸入留言內(nèi)容

  • 看不清?點擊更換

    !請輸入您的手機號

    !請輸入驗證碼

    !請輸入手機動態(tài)碼

深圳市賽孚電路科技有限公司
×
發(fā)送即代表同意《隱私協(xié)議》允許更多優(yōu)質(zhì)供應商為您服務